最新资讯   New
    栏目ID=18的表不存在(操作类型=0)
你的位置:大电流电感 > 新闻动态

CMOS集成电感的建模与仿真

2019-07-09 13:22:39      点击:
上一篇:返回列表

1.jpg

式中,I111是y参数的分量。通过VPCM生成的电感及其实测数据如表2所示。

表2 利用VPCM 生成的电感及其实测数据.jpg

VPCM生成的电感的感值和Q值与实测数据都有不同程度的偏差。电感值的偏差小于4%,fro的偏差小于10%。9值的偏差相对较大,高达40%。由于RF设计需要更精准的电感,所以如同MATLAB,通过VPCM得到的电感值及物理尺寸也只能作为参考,需进一步验证方可使用J。

3基于FDK(Foundrydesignkit,工艺设计套件)的电感模型定制

电感模型库在电路的设计和仿真中必不可少,准确、尺寸覆盖范围广的电感模型库可提高电路的设计效率和性能。在Cadence界面上设计了一套实用的PDK库J,可为Ic设计公司提供的自动化的设计环境,消除不必要的人为操作工作并确保设计定案成功。不同制程的混合信号/射频的完整设计流程涵盖射频Ic研发的前端与后端,提供方法整合电路层面的设计与仿真、电路布局、布局验证与精确的射频组件模型。在前端流程,混合信号/射频制程的基础组件在一般设计环境与模拟工具上执行,而在后端流程则涵盖参数化单元(PCel1),其中包括图像导向的布局,得以提供自动化与完整的设计流程。同时设计流程中也提供Callback(回调函数)功能以减少数据输入J。

3.1交互式多样化的FDK模型

FDK设计和开发是一个系统工程,需要工艺和设计的全面配合,并不断地完善和更新。传统的代工设计套件通常缺少精准的scalable(可变参数)电感模型,且有源器件采用了固定结构的版图,即每个器件都有与之相对应的model(模型),设计者通常只能在一个较大的电感库中找到有限的离散的电感值,导致设计者的设计平台和电路优化性能受到了局限。