你的位置:大电流电感 > 基础知识

LLC问2

2021-07-13 20:51:31      点击:
上一篇:AVR单片机硬件电路设计方法详解 —电路图天天读(107)

关于LLC,优势在于其谐振式工作原理,效率相对较高。

现在的问题是,怎样让线路工作在谐振点上,让其高效发挥,特再请大家指导:

借用这几张图

图1:

CV46V

图2:

CV50

图3:

CV55V

LLC谐振益曲线:

图片1

学习中,几个疑问请大家能指导下:

1,上面实测的各波形不同,分别工作在什么状态下?波形的优劣?

2,怎样看工作在ZCS或ZVS?

顶一下 希望大神来解答 感谢兄弟 已经被添加到社区经典图库喽
http://www.dianyuan.com/bbs/classic/

1.第一图接近于f0=fr,第二图和第三图为f0<fr

2.可以同时量测下管MOS的ID和VGS波形可以判定是否ZVS

感谢zz052025,第二、三图开关频率低于谐振频率,是不是有问题,开关频率高或低于谐振频率可靠性有什么影响?

工作频率高于Fr可靠性强,低于Fr时怕进入*性区

1.设计的一般原则,在LLC额定输入时(比如PFC输出400V),设计在谐振点,即fo=fr,这样效率最佳 ----一般是通过细调圈比及Lr,Cr参数达成

2.在关机,或关机再开机,LLC的输入会掉电(比如PFC电容上的电压会掉至380或350V),因为有Hold up时间要求,所以在这个电压范围内,LLC还要工作,所以一定会让f0<fr

3.但不能让f0无限制地小于fr,而是fp<f0<fr, f0>fp是为了不让变换器进入容性区,所以有很多LLC控制IC会让你设定最低工作频率fmin,以确认不落入容性区

4.f0可以高于fr,当llc输入为420时就出现这情况

5.f0的值会依赖于输入电压,输出负载而变,原则就是额定输入输出设计在fr上,在其它情况下确保不低于fp

zz052025,Fo为开关频率,Fr为谐振频率,但Fp不太理解,这是那个频率

(Lm +Lr)和Cr的谐振频率为fp

Lr和Cr的谐振频率为fr

学习了。 明白,那么第二图和第三图为f0<fr,是否同时可理解为fo>fp?

1.fp你可以根据计算公式计算得出

2.fo你可以从图二和图三直接读取

OK。

那么有没有工作有fp的时候,或者设计时能否落在fp上。

不可以!!!

好的。

那fr<fo>fp这段区间,是否工作在ZVS or ZCS

MOS是工作在ZVS的,感性区 从设计考虑,怎样做到确保这段在ZVS区? 开环。。。。。。。。。 ?电源没有开环工作 开环就容易工作在谐振状态了 开环如何保持稳压或限流作用 调输入

工作在ZCS区域输出电压还能维持正常输出不,,,

这个可以有,你看看 ahangyiping 的帖子

看了这么多,其实有很多这个ZCS不理解。

ZCS区域其实和第一谐振点Fp没有关系,这个Fp频率很低,因为你的Lm比较大,

真正的ZCS区域是按照最大增益来划分的,在最大增益左边的区域就是ZCS区域,,不是按照Fp来划分的,,

图1: 在谐振频率上, 可以认为,ZVS ZCS 同时都有

图2、3:低于谐振频率,励磁电流大了点,励磁电流确保 ZVS , 如果忽略励磁电流,也可以认为是 ZCS

xyx,请教。关于图2、3,有一些不理解,怎样看出励磁电流大,及励磁电流为什么确保ZVS?

你可以想象一下,

图2 图3 是

谐振波形(正弦)

励磁波形(三角波)

的叠加

由于频率降低、工作周期延长、固有震荡结束后,就暴露出三角波的励磁电流了

**此帖已被管理员删除** 群号搜不出,有误?